欢迎来到大发快3信誉网_快3游戏_导航网-求职网-中国领先的大学生求职网站
当前位置:首页 » 上海 北京 其它 » [北京上海西安]信誉最好私彩平台,兆芯集成电路

[北京上海西安]信誉最好私彩平台,兆芯集成电路

  1. 发布时间:2019-08-19
  2. 工作地点:上海 北京 其它
  3. 职位类型:全职
  4. 来源:前程无忧
  5. 职位:2020校园招聘
专业标签:法学 电子信息 计算机 自动化
来自前程无忧的消息:
http://campus.51job.com/zhaoxin2020/job.html

兆芯求职讨论区
http://bbs.365nmg.com/forum-3436-1.html
兆芯2020校园招聘求职讨论区精华推荐:
兆芯校园招聘求职笔试面试经验汇总
搜索更多兆芯最新笔经面经:,或到兆芯讨论区查看

上海信誉最好私彩平台,兆芯集成电路有限公司(以下简称“兆芯”)是成立于2013年的国资控股公司,总部位于上海张江,在北京、西安、武汉、深圳等地均设有研发中心和分支机构,公司拥有大批具备硕士、博士学历的专职研发人员。

兆芯是国内领先的芯片设计厂商,同时掌握中央处理器、图形处理器、芯片组信誉最好私彩平台三大核心技术,拥有三大核心芯片及相关IP的完全自主设计研发能力,全部研发环节透明可控。

兆芯致力于研发中国自主知识产权的核心处理器芯片。兆芯自主研发的中央处理器基于国际主流的x86指令集,产品性能国内领先,广泛应用于台式机、笔记本、一体机、存储服务器、磁盘阵列、工控整机等多种形态产品的设计生产。

采用兆芯通用CPU的多品牌台式电脑、笔记本电脑均已量产并完全达到成熟产品标准,且兼容性出色,可极大程度避免用户在迁移转换中的障碍。目前,兆芯平台整机已在党政军办公、信息化等国家重点系统和工程中得到积极推广和好评。信誉最好私彩平台国家“十二五”科技创新成就展期间,社会各界对兆芯通用CPU及整机、服务器等产品更予以了高度关注和肯定。

信誉最好私彩平台在国内全产业链整合方面,兆芯始终保持高度开放的合作态度,与来自芯片制造、封装测试、整机制造、固件开发、操作系统及软件开发、系统集成等环节的国内领军企业均形成密切的合作关系,共同为扩大、完善产业生态不遗余力。

凭借业内领先的性能表现及在相关领域取得的突出成果,兆芯通用CPU屡获殊荣。兆芯自主研发的开先ZX-C系列处理器先后荣获“第18届中国国际工业博览会金奖”“第十一届(2016年度)中国半导体创新产品和技术”“2017年度大中华IC设计成就奖”三大奖项;开先KX-6000系列处理器采用16nm工艺,主频达3.0GHz,兼容x86指令集,支持双通道DDR4-3200内存,支持4K视频解码,性能更加出色,一举荣获“第20届中国国际工业博览会金奖”,得到行业高度认可。

目前,兆芯通用CPU软硬件兼容性优秀,生态系统和产业链日趋完备,已可满足绝大多数国家关键领域的办公应用。兆芯将持续发挥自身核心优势,协同产业链伙伴共谋发展,为推动我国信息产业的整体发展不断贡献力量。

信誉最好私彩平台,兆芯集成电路2020校园招聘职位:

网申地址:http://campus.51job.com/zhaoxin2020/job.html


 
CPU/SOC-逻辑设计部
CPUBJ-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-逻辑设计部
CPUBJ-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
CPU/SOC-逻辑设计部
CPUBJ-03 FPGA/Emulation Engineer (X86/SOC)
 
【Responsibilities】
1. FPGA emulation solution definition and FPGA implementation for chipset/X86 SOC function validation.
2. Design porting from ASIC to FPGA
3. FPGA design simulation and debugging
4. FPGA implementation flow, synthesis, P&R, timing, .etc 
5. FPGA on board debugging
 
 
【Requirements】
1. MS in Electronics
2. Knowledge of digital circuit design, and computer system architecture
3. Familiar with Verilog/VHDL
4. Familiar with Xilinx Series FPGA device structure
5. Experience with FPGA implementation tools such as synplify, vivado, protocompiler .etc;
6. Good team work; strong problem solving and debugging skills; 
7. Good English communication skill. 
8. Knowledge of Unix platform and csh. Perl and tcl programming is a plus
9. Knowledge of X86 architecture is a plus
 
CPU/SOC-CPU架构设计部
CPUBJ-04 CPU Architecture Engineer
 
【Responsibilities】
1. Developing the module design and architecture of a complex microprocessor in deep 
sub-micron process technology
2. Developing the CPU microarchitecture based on function/performance/power requirements
3. Improving the CPU architecture for optimized performance and power       
4. Developing server processor and system architecture   
5. CPU performance/power evaluation
6. CPU function/performance modeling
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science or related
2. Complete understanding of advanced CPU architecture and design techniques
3. Significant experience and knowledge with CPU design and improvement
4. Good understanding of OS and other general software tools 
5. Server system development experience is a plus 
6. Strong problem solving and debugging skills
7. Good English language skill
8. Knowledge of C/C++ is a plus
9. Knowledge of processor modeling is a plus
CPU/SOC-物理设计部
CPUBJ-05 ASIC Physical Design Engineer
 
【职位描述】
1. 高性能、低功耗x86 CPU/SOC数字后端设计收敛及签核验证
2. 先进工艺物理设计方法学研究及流程开发维护
 
【要求】
1. 电子工程、微电子、集成电路或相关专业,硕士学历;
2.  具备良好的沟通表达力和团队协作能力,踏实勤奋,积极主动,善于学习,乐于创新;
3.  有良好的英语听说读写技能;
4.  有数字后端先进工艺物理设计相关经验者优先
5.  有TCL/Shell/Perl/Python 等脚本语言编写经验者优先
CPU/SOC-混合信号设计部
CPUBJ-06 Mix-signal design Engineer
 
【Responsibilities】
1. Analog and mixed circuit and architecture definition, developing and evaluation;
2. High speed mixed signal IP block design, such as High speed SRAM, IO, PLL, DAC, SerDes etc.;
3. Full-custom circuit design, simulation, optimization and verification;
4. Providing the technical guidance to layout, application and Front-end engineers.
 
【Requirements】
1. MS in Electrical Engineering or Microelectronics or related fields;
2. Solid Knowledge of full custom Analog, Mixed-Signal and layout design is required;
3. Solid knowledge in one or more area will be plus:
   a) High-speed memory array
   b) High-speed interface/IO
   c) PLL/CDR
   d) AD/DA
   e) Serdes PHY
   f) Full-custom IP in Advanced Processor
4. Tape out & debug experience will be plus
CPU/SOC-可测性设计部
CPUBJ-07 DFT Engineer
 
【Responsibilities】
1. DFT (Design For Test) technology/methodology research and development;
2. Project execution: develop test plan for mix-signal and digital design;
3. Project execution: test design implementation & verification; test vector generation & validation on ATE;
 
【Requirements】
1. Knowledge and experience on logic design are required;
2. Knowledge and experience on DFT (Design For Test) including Scan/ATPG/BIST... are desired;
3. Experience on Verilog simulation is a plus;
4. Experience on test program development on ATE is a plus;
CPU/SOC-系统软件部
CPUBJ-08 X86 System Software Engineer- Linux
 
【职责描述】
1. 开发Linux内核态驱动以及相关的内核栈模块。
信誉最好私彩平台2. 在Linux OS上进行系统级验证以及模块级验证, 包括同硬件部门合作进行相关问题的调试。
3. 跟踪最新的行业标准,在深入了解Linux OS行为模式的基础上参与SOC的架构设计。
4. 维护现有的Linux驱动、应用软件和软件产品。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
信誉最好私彩平台2. 具备良好的C、C++、BASH编程基础。
3. 熟悉Linux操作系统,熟悉Linux驱动;有Linux驱动开发、Linux系统移植、Linux应用软件开发经验者优先。
4. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUBJ-09 X86系统优化工程师
 
【职责描述】
1. 研究和开发模式识别、图像处理、压缩等领域的相关算法。
2. 基于兆芯x86平台的特性对通用Linux应用程序进行性能优化。
信誉最好私彩平台3. 在兆芯x86系统上搭建基于OpenStack、Ceph等开源软件的云平台,对云平台的性能进行分析以及优化。
4. 客户支持以及开源云平台在兆芯x86系统上的适配。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 对算法研究具有强烈的兴趣,有模式识别、图像处理、压缩等领域的相关算法有研究者优先。
3. 对性能优化的工具和方法有一定了解者优先。
4. 熟悉开源云平台的相关技术,有部署开源云平台及其性能优化经验者优先。
5. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUBJ-10 X86 System Software Engineer – Firmware
 
【职责描述】
信誉最好私彩平台1. 开发X86 SOC平台的 UEFI BIOS / Firmware并且与硬件/系统部门合作调试。 
2. 业内新规范调研,与其他团队讨论新产品设计。
3. 客户支持与产品维护。  
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 熟练运用C, C++ 语言。
3. 对计算机系统结构有一定了解;熟悉嵌入式软件开发。
4. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUBJ-11 x86系统建模&性能分析工程师
 
【职责描述】
1. 针对CPU、Cache、系统总线、DDR控制器等关键部件构建性能模型。
2. 仿真、分析现有系统架构的性能瓶颈。
3. 探索新的架构设计方案,提供架构改进方案和初步性能评估参数。
4. 搭建系统功能级仿真平台,为固件、驱动开发提供支持。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历。
2. 具有良好的C/C++编程能力。
3. 对计算机体系结构有较深入的了解,特别是CPU微架构、Cache设计及DDR控制器。
4. 有计算机系统架构或SoC设计经验者优先。
5. 有SystemC开发经验者优先。
6. 熟悉计算机仿真技术者优先, 如Bochs, Qemu, GEM5等。
7. 有RTL设计经验者优先。
8. 熟悉x86汇编和体系结构者优先。
CPU/SOC-硬件系统部
CPUBJ-12 X86芯片硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 Chipset产品功能性和兼容性问题的软硬件调试及debug,定位并解决X86芯片组逻辑设计/系统应用中的bug
2. 负责兆芯X86 Chipset产品的系统稳定性及性能功耗相关问题的分析与解决
1. 负责兆芯X86 Chipset产品在FPGA系统的分析调试及硬件平台debug
2. 协助FAE解决客户系统设计及量产测试中的各类问题
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉板级硬件系统电路开发与设计,具备信号完整性相关知识者优先;
3. 熟悉Linux/Windows/X86系统架构,以及各类总线规范者优先,有较丰富硬件系统调试经验者优先。
CPU/SOC-硬件系统部
CPUBJ-13 X86处理器软硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 CPU的软硬件验证和debug,定位和解决X86 CPU在操作系统、应用软件和激励向量中的功能和性能问题;
2. 负责用于验证CPU silicon的自动化激励向量的开发,涵盖CPU的内部指令/流水线/cache和外部DMA、中断和系统响应等方面;
3. 负责兆芯X86 CPU验证和debug过程中所需要的各类软硬件工具的开发和完善,涵盖CPU性能分析中的设备驱动程序开发,CPU debug中的波形提取和仿真分析工具的开发,CPU外部激励的FPGA RTL代码开发等;
4. 负责兆芯X86 CPU在FPGA系统的分析调试以及硬件平台debug;
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉Linux/Windows操作系统及其驱动程序开发,具有X86汇编语言,C语言程序开发经验者优先;
3. 熟悉自动化脚本语言Perl/Ruby/Python者优先;
4. 熟悉X86系统架构者优先,通过全国计算机三级或四级考试者优先。
CPU/SOC-硬件系统部
CPUBJ-14 CPU量产测试开发工程师
 
【Responsibilities】
1. 负责CPU量产的温度、频率、功耗、工艺、电压等自动化测试工具开发,相关测试和验证;
2. 负责CPU工作负载的分析,测试和验证;
3. 负责CPU模拟IP部分的工具开发,测试和验证;
4. 负责各种高低温控制系统,自动化测试系统的开发和维护;
 
【Requirements】
1. 了解X86 CPU和主板调试经验者优先;
2. 动手能力强者优先;
3. 本科及以上学历。
CPU/SOC-硬件系统部
CPUBJ-15 SI/PI Analysis Engineer
 
【工作职责】
1. 通过量测和分析包括DRAM, PCIE, SATA, USB 等信号的完整性,给出BIOS中与信号完整性相关的寄存器建议值。
2. 为电路设计工程师提供高速信号的信道模型和电源模型 ,分析高速I/O,芯片封装,PCB板互连和连接器的电学特性,并分析电源分布系统。
3. 对仿真结果和量测结果进行拟合。
4. 解决客户(包括联想、中科院、同方等)可能遇到的信号完整性问题,与技术支持工程师、设计工程师和其他相关部门合作找到客户问题的根源。
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 具备信号完整性基础知识。
3. 熟悉计算机硬件架构,对各类总线有所了解。
4. 有高速实验室量测经验者优先。
5. 使用过信号完整性/电源完整性仿真软件者优先。
6. 具有良好的学习能力/沟通能力。
CPU/SOC-系统验证部
CPUBJ-16 x86系统测试工程师
 
【职责描述】
1. 负责x86 芯片的功能测试、兼容性测试、性能测试工作。
2. 负责x86 SOC芯片项目的测试实施,包括编写测试计划、用例设计、测试执行、测试报告等。
3. 负责x86相关产品应用测试环境的搭建和测试,涵盖软件、硬件、芯片方面的综合表现分析。
4. 负责市场部的技术支持及客户问题的澄清工作。
5. 建立Windows及Linux App自动化测试方法,能够编写自动化测试工具及脚本。
6. 协助开发人员重现并定位问题,对产品、流程和质量提升提出建设性意见。
 
【任职要求】
1. 计算机,电子,自动化等相关专业, 本科学历;
2. 熟悉Windows,Linux等常用操作系统;
3. 熟悉C及汇编语言;
4. 具有脚本开发能力,熟悉shell,python语言者优先; 
5. 热爱测试工作,认真细心,能积极主动学习; 
6. 具有良好的沟通交流/团队合作能力;
 
 
 
CPU/SOC-逻辑设计部
CPUSH-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-逻辑设计部
CPUSH-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
 
CPU/SOC-CPU架构设计部
CPUSH-03 CPU Architecture Engineer
 
【Responsibilities】
1. Developing the module design and architecture of a complex microprocessor in deep 
sub-micron process technology
2. Developing the CPU microarchitecture based on function/performance/power requirements
3. Improving the CPU architecture for optimized performance and power       
4. Developing server processor and system architecture   
5. CPU performance/power evaluation
6. CPU function/performance modeling
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science or related
2. Complete understanding of advanced CPU architecture and design techniques
3. Significant experience and knowledge with CPU design and improvement
4. Good understanding of OS and other general software tools 
5. Server system development experience is a plus 
6. Strong problem solving and debugging skills
7. Good English language skill
8. Knowledge of C/C++ is a plus
9. Knowledge of processor modeling is a plus
CPU/SOC-混合信号设计部
CPUSH-04 Custom Circuit Design Engineer
 
【Responsibilities】
1. Custom IP / circuit definition, developing and evaluation;
2. Full custom digital block design, such as High speed SRAM, CAM, ROM datapath,etc.
3. Providing the technical guidance to layout, application and Front-end engineers.
 
【Requirements】
1. MS in Electrical Engineering or Microelectronics or related fields;
2. Solid Knowledge of full custom circuit, Mixed-Signal and layout design is required;
3. Solid knowledge in one or more area will be plus:
   a) High-speed memory array
   b) Dynamic digital circuit
   c) Timing lib extract
   d) Circuit formal verify
   f) Full-custom IP in Advanced Processor
4. Tape out & debug experience will be plus
CPU/SOC-物理设计部
CPUSH-05 ASIC Physical Design Engineer
 
【职位描述】
1. 高性能、低功耗x86 CPU/SOC数字后端设计收敛及签核验证
2. 先进工艺物理设计方法学研究及流程开发维护
 
【要求】
1. 电子工程、微电子、集成电路或相关专业,硕士学历;
2. 具备良好的沟通表达力和团队协作能力,踏实勤奋,积极主动,善于学习,乐于创新;
3. 有良好的英语听说读写技能;
4.  有数字后端先进工艺物理设计相关经验者优先
5.  有TCL/Shell/Perl/Python 等脚本语言编写经验者优先
CPU/SOC-系统软件部
CPUSH-06 X86 System Software Engineer- Linux
 
【职责描述】
1. 开发Linux内核态驱动以及相关的内核栈模块。
2. 在Linux OS上进行系统级验证以及模块级验证, 包括同硬件部门合作进行相关问题的调试。
3. 跟踪最新的行业标准,在深入了解Linux OS行为模式的基础上参与SOC的架构设计。
4. 维护现有的Linux驱动、应用软件和软件产品。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 具备良好的C、C++、BASH编程基础。
3. 熟悉Linux操作系统,熟悉Linux驱动;有Linux驱动开发、Linux系统移植、Linux应用软件开发经验者优先。
4. 具有良好的学习能力/沟通能力。
 
CPU/SOC-系统软件部
CPUSH-07 X86系统优化工程师
 
【职责描述】
1. 研究和开发模式识别、图像处理、压缩等领域的相关算法。
2. 基于兆芯x86平台的特性对通用Linux应用程序进行性能优化。
3. 在兆芯x86系统上搭建基于OpenStack、Ceph等开源软件的云平台,对云平台的性能进行分析以及优化。
4. 客户支持以及开源云平台在兆芯x86系统上的适配。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 对算法研究具有强烈的兴趣,有模式识别、图像处理、压缩等领域的相关算法有研究者优先。
3. 对性能优化的工具和方法有一定了解者优先。
4. 熟悉开源云平台的相关技术,有部署开源云平台及其性能优化经验者优先。
5. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUSH-08 X86 System Software Engineer – Firmware
 
【职责描述】
1. 开发X86 SOC平台的 UEFI BIOS / Firmware并且与硬件/系统部门合作调试。 
2. 业内新规范调研,与其他团队讨论新产品设计。
3. 客户支持与产品维护。  
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 熟练运用C, C++ 语言。
3. 对计算机系统结构有一定了解;熟悉嵌入式软件开发。
4. 具有良好的学习能力/沟通能力。
 
CPU/SOC-系统软件部
CPUSH-09 x86系统建模&性能分析工程师
 
【职责描述】
1. 针对CPU、Cache、系统总线、DDR控制器等关键部件构建性能模型。
2. 仿真、分析现有系统架构的性能瓶颈。
3. 探索新的架构设计方案,提供架构改进方案和初步性能评估参数。
4. 搭建系统功能级仿真平台,为固件、驱动开发提供支持。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历。
2. 具有良好的C/C++/systemC编程能力。
3. 对计算机体系结构有较深入的了解,特别是CPU微架构、Cache设计及DDR控制器。
4. 有计算机系统架构或SoC设计经验者优先。
5. 有SystemC开发经验者优先。
6. 熟悉计算机仿真技术者优先, 如Bochs, Qemu, GEM5等。
7. 有RTL设计经验者优先。
8. 熟悉x86汇编和体系结构者优先。
CPU/SOC-硬件系统部
CPUSH-10 X86芯片硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 Chipset产品功能性和兼容性问题的软硬件调试及debug,定位并解决X86芯片组逻辑设计/系统应用中的bug
2. 负责兆芯X86 Chipset产品的系统稳定性及性能功耗相关问题的分析与解决
3. 负责兆芯X86 Chipset产品在FPGA系统的分析调试及硬件平台debug
4. 协助FAE解决客户系统设计及量产测试中的各类问题
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉板级硬件系统电路开发与设计,具备信号完整性相关知识者优先;
3. 熟悉Linux/Windows/X86系统架构,以及各类总线规范者优先,有较丰富硬件系统调试经验者优先。
CPU/SOC-硬件系统部
CPUSH-11 X86处理器软硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 CPU的软硬件验证和debug,定位和解决X86 CPU在操作系统、应用软件和激励向量中的功能和性能问题;
2. 负责用于验证CPU silicon的自动化激励向量的开发,涵盖CPU的内部指令/流水线/cache和外部DMA、中断和系统响应等方面;
3. 负责兆芯X86 CPU验证和debug过程中所需要的各类软硬件工具的开发和完善,涵盖CPU性能分析中的设备驱动程序开发,CPU debug中的波形提取和仿真分析工具的开发,CPU外部激励的FPGA RTL代码开发等;
4. 负责兆芯X86 CPU在FPGA系统的分析调试以及硬件平台debug;
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉Linux/Windows操作系统及其驱动程序开发,具有X86汇编语言,C语言程序开发经验者优先;
3. 熟悉自动化脚本语言Perl/Ruby/Python者优先;
4. 熟悉X86系统架构者优先,通过全国计算机三级或四级考试者优先。
 
 
CPU/SOC-逻辑设计部
CPUXA-01 ASIC Design Engineer(X86/SOC)
 
【Responsibilities】
1. X86 CPU /Chipset/SOC Design development
2. Timing verification, logic / physical synthesis, formal verification, and etc.
3. System verification, debugging and performance analyzing
4. Functional behavior model development; 
5. Function verification vectors development and debugging;
6. Emulation verification and debugging.
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related;
2. Knowledge of digital circuit design, computer system architecture;
3. Familiar with Verilog/VHDL, and behavior modeling;
4. Experience with Design tools such as simulator, logic synthesis;
5. Strong problem solving and debugging skills; 
6. Good English language skill; 
7. Knowledge of X86 architecture is a plus;
8. Knowledge of C/C++ is a plus;
CPU/SOC-逻辑设计部
CPUXA-02 ASIC Verification Engineer (X86/SOC)
 
【Responsibilities】
1. ASIC design verification methodology research and development;
2. Verification system development and maintenance;
3. Verification flow and execution ownership. 
4. Verification system buildup and debugging;
5. Function vector develop and debugging, coverage analysis and improvement;
6. Function modeling/monitor/assertion and script develop
 
 
【Requirements】
1. MS/PHD in Microelectronic, Computer Science, Communication, EE, Automation and related
2. Knowledge of digital circuit design and computer system architecture
3. Familiar with Verilog/VHDL, SystemVerilog and C/C++
4. Experience with simulator such as NC/VCS
5. Good team work; strong problem solving and debugging skills; 
6. Good English communication skill. 
7. Knowledge of Unix platform and csh. Perl or python and tcl programming is a plus
8. Knowledge of X86 architecture is a plus
9. Knowledge of UVM system is a plus
CPU/SOC-系统软件部
CPUXA-05 X86 System Software Engineer- Linux
 
 
【职责描述】
1. 开发Linux内核态驱动以及相关的内核栈模块。
2. 在Linux OS上进行系统级验证以及模块级验证, 包括同硬件部门合作进行相关问题的调试。
3. 跟踪最新的行业标准,在深入了解Linux OS行为模式的基础上参与SOC的架构设计。
4. 维护现有的Linux驱动、应用软件和软件产品。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 具备良好的C、C++、BASH编程基础。
3. 熟悉Linux操作系统,熟悉Linux驱动;有Linux驱动开发、Linux系统移植、Linux应用软件开发经验者优先。
4. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUXA-06 X86系统优化工程师
 
 
【职责描述】
1. 研究和开发模式识别、图像处理、压缩等领域的相关算法。
2. 基于兆芯x86平台的特性对通用Linux应用程序进行性能优化。
3. 在兆芯x86系统上搭建基于OpenStack、Ceph等开源软件的云平台,对云平台的性能进行分析以及优化。
4. 客户支持以及开源云平台在兆芯x86系统上的适配。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 对算法研究具有强烈的兴趣,有模式识别、图像处理、压缩等领域的相关算法有研究者优先。
3. 对性能优化的工具和方法有一定了解者优先。
4. 熟悉开源云平台的相关技术,有部署开源云平台及其性能优化经验者优先。
5. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUXA-07 X86 System Software Engineer – Firmware
 
【职责描述】
1. 开发X86 SOC平台的 UEFI BIOS / Firmware并且与硬件/系统部门合作调试。 
2. 业内新规范调研,与其他团队讨论新产品设计。
3. 客户支持与产品维护。  
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 熟练运用C, C++ 语言。
3. 对计算机系统结构有一定了解;熟悉嵌入式软件开发。
4. 具有良好的学习能力/沟通能力。
CPU/SOC-系统软件部
CPUXA-08 x86系统建模&性能分析工程师
 
【职责描述】
1. 针对CPU、Cache、系统总线、DDR控制器等关键部件构建性能模型。
2. 仿真、分析现有系统架构的性能瓶颈。
3. 探索新的架构设计方案,提供架构改进方案和初步性能评估参数。
4. 搭建系统功能级仿真平台,为固件、驱动开发提供支持。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历。
2. 具有良好的C/C++/systemC编程能力。
3. 对计算机体系结构有较深入的了解,特别是CPU微架构、Cache设计及DDR控制器。
4. 有计算机系统架构或SoC设计经验者优先。
5. 有SystemC开发经验者优先。
6. 熟悉计算机仿真技术者优先, 如Bochs, Qemu, GEM5等。
7. 有RTL设计经验者优先。
8. 熟悉x86汇编和体系结构者优先。
CPU/SOC-硬件系统部
CPUXA-09 X86芯片硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 Chipset产品功能性和兼容性问题的软硬件调试及debug,定位并解决X86芯片组逻辑设计/系统应用中的bug
2. 负责兆芯X86 Chipset产品的系统稳定性及性能功耗相关问题的分析与解决
3. 负责兆芯X86 Chipset产品在FPGA系统的分析调试及硬件平台debug
4. 协助FAE解决客户系统设计及量产测试中的各类问题
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉板级硬件系统电路开发与设计,具备信号完整性相关知识者优先;
3. 熟悉Linux/Windows/X86系统架构,以及各类总线规范者优先,有较丰富硬件系统调试经验者优先。
CPU/SOC-硬件系统部
CPUXA-10 X86处理器软硬件系统工程师
 
【Responsibilities】
1. 负责兆芯X86 CPU的软硬件验证和debug,定位和解决X86 CPU在操作系统、应用软件和激励向量中的功能和性能问题;
2. 负责用于验证CPU silicon的自动化激励向量的开发,涵盖CPU的内部指令/流水线/cache和外部DMA、中断和系统响应等方面;
3. 负责兆芯X86 CPU验证和debug过程中所需要的各类软硬件工具的开发和完善,涵盖CPU性能分析中的设备驱动程序开发,CPU debug中的波形提取和仿真分析工具的开发,CPU外部激励的FPGA RTL代码开发等;
4. 负责兆芯X86 CPU在FPGA系统的分析调试以及硬件平台debug;
 
【Requirements】
1. 计算机,电子,自动化或相关专业硕士;
2. 熟悉Linux/Windows操作系统及其驱动程序开发,具有X86汇编语言,C语言程序开发经验者优先;
3. 熟悉自动化脚本语言Perl/Ruby/Python者优先;
4. 熟悉X86系统架构者优先,通过全国计算机三级或四级考试者优先。
CPU/SOC-硬件系统部
CPUXA-11 SI/PI Analysis Engineer
 
【工作职责】
1. 通过量测和分析包括DRAM, PCIE, SATA, USB 等信号的完整性,给出BIOS中与信号完整性相关的寄存器建议值。
2. 为电路设计工程师提供高速信号的信道模型和电源模型 ,分析高速I/O,芯片封装,PCB板互连和连接器的电学特性,并分析电源分布系统。
3. 对仿真结果和量测结果进行拟合。
4. 解决客户(包括联想、中科院、同方等)可能遇到的信号完整性问题,与技术支持工程师、设计工程师和其他相关部门合作找到客户问题的根源。
 
【任职要求】
1. 计算机或者电子工程相关专业,硕士及以上学历,或者具有相关经历的优秀本科生。
2. 具备信号完整性基础知识。
3. 熟悉计算机硬件架构,对各类总线有所了解。
4. 有高速实验室量测经验者优先。
5. 使用过信号完整性/电源完整性仿真软件者优先。
6. 具有良好的学习能力/沟通能力。

 

收藏至求职记事本:记录我投过的公司
Copyright ©前锦网络信息技术(上海)有限公司 版权所有
网站备案/许可证号:沪ICP备12015550号-13 | 上海市公安局徐汇分局网监中心备案编号:3101040220 | 触屏版